Productos

XC7A50T(Gama completa de ventas al contado)

Breve descripción:

Número de pieza Boyad: XC7A50T

fabricante:AMD Xilinx

Número de producto del fabricante: XC7A50T

describir:IC FPGA 106 I/O 238CSBGA

Plazo de entrega estándar de fábrica original: 52 semanas

Descripción detallada: matriz de puerta programable de campo serie (FPGA) IC 106 2764800 52160 238-LFBGA, CSPBGA


Detalle del producto

Etiquetas de productos

propiedades del producto:

ESCRIBE DESCRIBIR
categoría Circuito Integrado (CI)  Integrado: FPGA (matriz de puertas programables en campo)
fabricante AMD Xilinx
serie Artix-7
Paquete bandeja
Estado del producto en stock
Número de LAB/CLB 4075
Número de elementos lógicos/unidades 52160
Bits de RAM totales 2764800
recuento de E/S 106
Voltaje - Alimentado 0,95 V ~ 1,05 V
tipo de instalación Tipo de montaje en superficie
Temperatura de funcionamiento 0°C ~ 85°C (TJ)
Paquete/Recinto 238-LFBGA, CSPBGA
Embalaje del dispositivo del proveedor 238-CSBGA (10x10)
Número de producto básico XC7A50

Reportar un error
Medio Ambiente y Clasificación de las Exportaciones:

ATRIBUTOS DESCRIBIR
Estado RoHS Cumple con la especificación ROHS3
Nivel de sensibilidad a la humedad (MSL) 3 (168 horas)
REACH estado Productos fuera de REACH
ECCN EAR99
HTSUS 8542.39.0001

Características de CC
Hoja de datos de FPGA Artix-7:
Características de conmutación de CC y CA
DS181 (v1.27) 10 de febrero de 2022
Especificaciones del producto
Tabla 1: Calificaciones máximas absolutas(1)
Símbolo Descripción Mín. Máx. Unidades
Lógica FPGA
VCCINT
Tensión de alimentación interna –0,5 1,1 V
VCCAUX
Tensión de alimentación auxiliar –0,5 2,0 V
VCCBRAM
Tensión de alimentación para las memorias RAM de bloques –0,5 1,1 V
VCCO
Tensión de alimentación de los controladores de salida para bancos de E/S HR –0,5 3,6 V
VREF
Tensión de referencia de entrada –0,5 2,0 V
VIN(2)(3)(4)
Tensión de entrada de E/S –0,4 VCCO + 0,55 V
Voltaje de entrada de E/S (cuando VCCO = 3,3 V) para estándares de E/S diferencial y VREF
excepto TMDS_33(5)
–0,4 2,625 V
VCCBATT
Alimentación de reserva de batería de memoria de llave –0,5 2,0 V
Transceptor GTP
VMGTAVCC
Tensión de alimentación analógica para los circuitos transmisor y receptor GTP –0,5 1,1 V
VMGTAVTT
Tensión de alimentación analógica para los circuitos de terminación del receptor y el transmisor GTP –0,5 1,32 V
VMGTREFCLK
Tensión de entrada absoluta del reloj de referencia –0,5 1,32 V
Tabla 2: Condiciones de funcionamiento recomendadas(1)(2)
Símbolo Descripción Mín. Tipo Máx. Unidades
Lógica FPGA
VCCINT(3)
Para dispositivos -3, -2, -2LE (1,0 V), -1, -1Q, -1M: tensión de alimentación interna 0,95 1,00 1,05 V
Para dispositivos -1LI (0,95 V): tensión de alimentación interna 0,92 0,95 0,98 V
Para dispositivos -2LE (0,9 V): tensión de alimentación interna 0,87 0,90 0,93 V
VCCAUX
Tensión de alimentación auxiliar 1,71 1,80 1,89 V
VCCBRAM(3)
Para dispositivos -3, -2, -2LE (1,0 V), -2LE (0,9 V), -1, -1Q, -1M: bloque de suministro de RAM
Voltaje
0,95 1,00 1,05 V
Para dispositivos -1LI (0,95 V): bloque de tensión de alimentación de RAM 0,92 0,95 0,98 V
VCCO(4)(5)
Tensión de alimentación para bancos de E/S HR 1,14 – 3,465 V
VIN(6)
Tensión de entrada de E/S –0,20 – VCCO + 0,20 V
Voltaje de entrada de E/S (cuando VCCO = 3,3 V) para estándares de E/S diferencial y VREF
excepto TMDS_33(7)
–0,20 – 2,625 V
IIN(8)
Corriente máxima a través de cualquier pin en un banco con o sin alimentación cuando
polarización directa del diodo de abrazadera.
– – 10mA
VCCBATT(9)
Voltaje de la batería 1,0 – 1,89 V
Transceptor GTP
VMGTAVCC(10)
Tensión de alimentación analógica para los circuitos transmisor y receptor GTP 0,97 1,0 1,03 V
VMGTAVTT(10)
Tensión de alimentación analógica para los circuitos de terminación del transmisor y receptor GTP 1,17 1,2 1,23 V


  • Anterior:
  • Próximo:

  • Deja tu mensaje

    Productos relacionados

    Deja tu mensaje