Productos

Circuitos XQ6SLX150(Gama completa de efectivo)

Breve descripción:

fabricante:AMD Xilinx

Número de producto del fabricante:XQ6SLX150-2CSG484I

describir:IC FPGA 326 I/O 484FBGA

Descripción detallada: matriz de puerta programable de campo serie (FPGA) IC 326 4939776 101261 ​​484-BBGA


Detalle del producto

Etiquetas de productos

parámetro:

nombre del parámetro valor de atributo
¿Está certificado Rohs? conoce a
Nombres comerciales XILINX (Xilinx)
Código de Cumplimiento de Alcance cumple
código ECCN 3A991.D
frecuencia de reloj máxima 667 MHz
Código JESD-30 S-PBGA-B484
Código JESD-609 e1
Nivel de sensibilidad a la humedad 3
número de entradas 338
Número de unidades lógicas 147443
Tiempos de salida 338
Número de terminales 484
Material del cuerpo del paquete PLÁSTICO/EPOXI
código de paquete FBGA
Encapsular código equivalente BGA484,22X22,32
Forma del paquete CUADRADO
forma de paquete MATRIZ DE REJILLA, PASO FINO
Temperatura máxima de reflujo (Celsius) 260
fuente de alimentación 1,2, 1,2/3,3, 2,5/3,3 V
Tipo de lógica programable ARREGLOS DE COMPUERTAS LÓGICAS PROGRAMABLES EN SITIO
Estado de certificación No calificado
Montaje superficial
tecnología CMOS
Superficie terminal ESTAÑO PLATA COBRE
Forma terminal PELOTA
Paso terminal 0,8mm
Ubicación de la terminal ABAJO
Tiempo máximo a la temperatura máxima de reflujo 30

Descripción general :
Los FPGA de la serie Xilinx® 7 comprenden cuatro familias de FPGA que abordan la gama completa de requisitos del sistema, que van desde bajo costo, factor de forma pequeño,
desde aplicaciones sensibles a los costos y de gran volumen hasta ancho de banda de conectividad ultra alta, capacidad lógica y capacidad de procesamiento de señales para los más exigentes
aplicaciones de alto rendimiento.Los FPGA de la serie 7 incluyen:
• Familia Spartan®-7: Optimizado para bajo costo, menor consumo y alta
Rendimiento de E/S.Disponible en factor de forma muy pequeño y de bajo costo
embalaje para la huella de PCB más pequeña.
• Familia Artix®-7: optimizada para aplicaciones de bajo consumo que requieren
transceptores y alto DSP y rendimiento lógico.Proporciona el más bajo
costo total de la lista de materiales para alto rendimiento, sensible a los costos
aplicaciones
• Familia Kintex®-7: optimizada para obtener la mejor relación precio-rendimiento con un 2X
mejora en comparación con la generación anterior, lo que permite una nueva clase
de FPGA.
• Familia Virtex®-7: Optimizado para el más alto rendimiento del sistema y
capacidad con una mejora de 2X en el rendimiento del sistema.más alto
dispositivos de capacidad habilitados por interconexión de silicio apilado (SSI)
tecnología.
Basado en una tecnología de proceso de compuerta metálica de alta k (HKMG) de 28 nm, de alto rendimiento y baja potencia (HPL), las FPGA de la serie 7 permiten una
aumento sin precedentes en el rendimiento del sistema con 2,9 Tb/s de ancho de banda de E/S, 2 millones de capacidad de celdas lógicas y 5,3 TMAC/s DSP, mientras consume un 50 % menos
más potencia que los dispositivos de la generación anterior para ofrecer una alternativa totalmente programable a los ASSP y ASIC.
Resumen de las funciones de la FPGA de la serie 7
• Lógica FPGA avanzada de alto rendimiento basada en un aspecto real de 6 entradas
up table (LUT) tecnología configurable como memoria distribuida.
• RAM de bloque de puerto dual de 36 Kb con lógica FIFO incorporada para datos en el chip
almacenamiento en búfer
• Tecnología SelectIO™ de alto rendimiento compatible con DDR3
interfaces de hasta 1.866 Mb/s.
• Conectividad serial de alta velocidad con transceptores de varios gigabits incorporados
desde 600 Mb/s hasta máx.velocidades de 6,6 Gb/s hasta 28,05 Gb/s, ofreciendo una
Modo especial de bajo consumo, optimizado para interfaces de chip a chip.
• Una interfaz analógica configurable por el usuario (XADC), que incorpora doble
Convertidores de analógico a digital de 1 MSPS de 12 bits con térmico en chip y
sensores de suministro.
• Segmentos DSP con multiplicador de 25 x 18, acumulador de 48 bits y sumador previo
para el filtrado de alto rendimiento, incluido el simétrico optimizado
filtrado de coeficientes.
• Potentes mosaicos de gestión de reloj (CMT), que combinan sincronización de fase
loop (PLL) y bloques de administrador de reloj de modo mixto (MMCM) para alta
precisión y bajo jitter.
• Implemente rápidamente el procesamiento integrado con el procesador MicroBlaze™.
• Bloque integrado para PCI Express® (PCIe), para hasta x8 Gen3
Diseños de Endpoint y Root Port.
• Amplia variedad de opciones de configuración, incluida la compatibilidad con
memorias básicas, cifrado AES de 256 bits con HMAC/SHA-256
autenticación y detección y corrección de SEU integradas.
• Flip-chip de bajo costo, conexión por cable, chip desnudo y flip de alta integridad de la señal
empaque de chips que ofrece una fácil migración entre miembros de la familia en
el mismo paquete.Todos los paquetes disponibles en libre de Pb y seleccionados
paquetes en opción Pb.
• Diseñado para alto rendimiento y menor potencia con 28 nm,
HKMG, proceso HPL, tecnología de proceso de voltaje central de 1,0 V y
Opción de voltaje central de 0,9 V para una potencia aún menor.


  • Anterior:
  • Próximo:

  • Deja tu mensaje

    Productos relacionados

    Deja tu mensaje